## Задатак 1:

Написати VHDL модел за 1-у-8 демултиплексер коришћењем конкурентне доделе сигнала и логичких оператора. Блок дијаграм и таблица истинитости за демултиплексер су приказани на слици. Користити дефиницију ентитета као што је приказано на слици. Извршити симулацију модела користећи произвољне тестне секвенце.



| Sel <sub>2</sub> Sel <sub>1</sub> Sel <sub>0</sub> |   |   | F <sub>7</sub> | F <sub>6</sub> | F <sub>5</sub> | F <sub>4</sub> | F <sub>3</sub> | F <sub>2</sub> | F <sub>1</sub> | F <sub>0</sub> |
|----------------------------------------------------|---|---|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|
| 0                                                  | 0 | 0 | 0              | 0              | 0              | 0              | 0              | 0              | 0              | A              |
| 0                                                  | 0 | 1 | 0              | 0              | 0              | 0              | 0              | 0              | A              | 0              |
| 0                                                  | 1 | 0 | 0              | 0              | 0              | 0              | 0              | A              | 0              | 0              |
| 0                                                  | 1 | 1 | 0              | 0              | 0              | 0              | A              | 0              | 0              | 0              |
| 1                                                  | 0 | 0 | 0              | 0              | 0              | A              | 0              | 0              | 0              | 0              |
| 1                                                  | 0 | 1 | 0              | 0              | A              | 0              | 0              | 0              | 0              | 0              |
| 1                                                  | 1 | 0 | 0              | A              | 0              | 0              | 0              | 0              | 0              | 0              |
| 1                                                  | 1 | 1 | Α              | 0              | 0              | 0              | 0              | 0              | 0              | 0              |

```
entity demux_lto8 is
   port (A : in bit;
        Sel : in bit_vector (2 downto 0);
        F : out bit_vector (7 downto 0));
end entity;
```

Задатак 2:

Написати VHDL модел понашања који имплементира коначни аутомат описан дијаграмом стања на слици. Користити опис ентитета који је дат на слици. Користити приступ са 3 процеса за опис коначног аутомата и "one-hot" кодове за кодирање стања употребом VHDL подтипова.



## ОБАВЕШТЕЊА:

Полагање писменог дела испита траје 4 сата.

Резултати испита биће истакнути у УТОРАК (08.02.2022.) у 12.00 часова на адреси cs.elfak.ni.ac.rs/nastava